近两年来,以ChatGPT为代表的生成式AI成为了人工智能的新热点,各种大模型层出不穷。这些生成式AI有一个共同的特点就是需要使用海量的数据用于训练,伴以强大的大语言模型。大语言模型(Large Language model)巨大应用市场影响了AI 训练/推理芯片的变革,Transformer 网络模型需要大量的参数支撑,对于AI芯片架构设计提出了更高要求,高带宽的存储接口(HBM3/GDDR6),芯片互联(PCIe6/5, Serdes),小芯片(Chiplet/D2D)都需要高速高带宽的接口IP。我们将介绍Cadence在支持大模型AI芯片的接口IP解决方案。